复习与或非门、异或门的逻辑功能,用与或非门、异或门、与非门实现全加器电路,并在 QuartusII 环境下完成逻辑设计输入、工程编译、波形仿真
此次实验用到了7455与或非门,该集成芯片是数电理论课未接触过的,在实验课这里相当于是一种扩展。该芯片共有8个输入端子,分为两组,ABCD相与,EFGH相与,最后再相与非,根据表达式未出现非门,所以使用与非门即可。
逻辑定义,如下图真值表中,定义输入端为An、Bn、Cn-1,输出端子Sn、Cn。全加器能把本位两个加数An、Bn和来自低位的进位Cn-1三者相加,得到求和结果Sn和该位的进位信号Cn
欢迎光临 (http://www.51hei.com/bbs/) | Powered by Discuz! X3.1 |