标题: 电路设计问题 [打印本页]

作者: 李冬    时间: 2025-9-8 16:37
标题: 电路设计问题
高压48V 输入DCDC降压5V输出 进充电芯片输出4.2V给锂电池充电,并联LDO降压3.3V给负载供电,电路这样设计有什么问题吗

51hei图片_20250908163410_55_107.png (47 KB, 下载次数: 0)

51hei图片_20250908163410_55_107.png

作者: 黄youhui    时间: 2025-9-8 20:04
看你听不听喽。
48直接到5,压降太大了,对于降压IC有负担,容易发烫,而且一旦降压芯片失效48V往后窜,你没有保护措施,5V 那里要加一个tvs管。另外48V电压算高的了要加防反接(最简单的就是并一个二极管)和隔离(最简单的就是加一个自恢复保险丝或者共模电感)

电池4V接2个10k对地,那其实在电池放电,如果你要采集电池电压ADC的的话,建议加两个大一点的100k 、 1M都可以4V/20k = 0.2mA



作者: rundstedt    时间: 2025-9-9 00:18
器件能承受就放心大胆得用。
作者: skilldog    时间: 2025-9-9 16:36
我有个小建议,充电压降到4.25V或4.2V就好,避免电池过充。




欢迎光临 (http://www.51hei.com/bbs/) Powered by Discuz! X3.1