lilao3 发表于 2018-9-5 20:55 -10V通过4148和20K电阻接到运放正输入,参与分压,计算略,结果V+变成0V。 当输出为负时,相当于运放有了正反馈回路。 1,然后是怎么得到V+为0? 2,为什么ov是电压滞回窗口? 望解答,谢谢 |
qinshuai 发表于 2018-9-4 23:23 看着像滞回比较器 |
这是一个滞回比较电路。 a、单片机管脚输出0V(逻辑0)时,下面的4148截止,此4148连接的1K电阻对电路无影响。 1、设电压输入脚,也就是运放的负输入端输入电压为0V时: 此时参考比较点设置在 3V*(1K/(7.5K+1K))=0.35V, 运放输入V+>V-,运放输出正电压,也就是3V-输出压降(非轨至轨运放输出到电源轨的压降,这个取决于所选运放,TL082压降1.5V左右)=1.5V。 2、运放负输入端电压上升,当超过0.35V时,运放输出翻转,输出负电压,也就是-10V-输出压降= -8.5V(MOS应该是个PMOS)。输出端4148导通,-10V通过4148和20K电阻接到运放正输入,参与分压,计算略,结果V+变成0V。 3、输入电压低于0V时,电路再次翻转,状态返回到第一条状态。 所以 电压滞回窗口 0.35V,高于0.35翻转,低于0V翻转。输出1.5V到-8.5V,满足PMOS导通和可靠截止条件。 b、看你的电路,单片机应该是控制MOS截止的,前提是输入电压不能太高。举例:单片机如果输出3V(也可能是5V,条件没给),下面的4148会导通,3V-0.7=2.3V电压通过1K电阻加到运放V+,此时比较翻转电压上升到1.29V左右,如果V-输入电压高于它,电路还是会翻转。 希望对你有所帮助。 |