找回密码
 立即注册

QQ登录

只需一步,快速开始

搜索
查看: 1462|回复: 0
打印 上一主题 下一主题
收起左侧

quartus和modelsim联合仿真输出为红色是为什么

[复制链接]
跳转到指定楼层
楼主



verilog的逻辑代码:
module seg_test(
input clk,
input rst_n,
output reg clk_1k
);
reg [19:0] count;
always@(posedge clk or negedge rst_n)
begin
        if(rst_n==1'b0)
        begin
                count<=1'b0;
        end
        else if(count==20'd49)
                begin
                        clk_1k<=~clk_1k;
                        count<=1'b0;
                end
        else
                begin
                        count<=count+1'b1;
                end
end
endmodule


test bench代码:
`timescale 1 ps/ 1 ps
module seg_test_vlg_tst();

reg clk;
reg rst_n;                                 
wire clk_1k;

seg_test i1 (
        .clk(clk),
        .clk_1k(clk_1k),
        .rst_n(rst_n)
);
initial                                                
begin                                          
   clk=1'b0;
        rst_n=1'b0;
        #10;
        rst_n=1'b1;            
end                                                   
always                     
begin                                                
   clk=~clk;
        #10;                                       
end                                                   
endmodule



51hei截图20220807233023.png (226.17 KB, 下载次数: 63)

仿真图

仿真图
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友
收藏收藏 分享淘帖 顶 踩
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

手机版|小黑屋|51黑电子论坛 |51黑电子论坛6群 QQ 管理员QQ:125739409;技术交流QQ群281945664

Powered by 单片机教程网

快速回复 返回顶部 返回列表