找回密码
 立即注册

QQ登录

只需一步,快速开始

搜索
查看: 1881|回复: 0
打印 上一主题 下一主题
收起左侧

JD642 CPLD逻辑示意图

[复制链接]
跳转到指定楼层
楼主
ID:114320 发表于 2016-5-10 04:15 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式



  CPLD里主要译址逻辑关系,FLASH地址逻辑是采用向CE2空间的高空间执行写操作来换页的。例如对CE2的某空间(EA22:19=0110)写任意数据,则FLASH高4位地址切换为0110。这点与用FPGA进行选址的DM642开发板逻辑方式不同。因为管脚资源有限,又考虑信号完整性,再加上CPLD资源有限,所以数据线没有引到CPLD,通过这个方式进行页切换。
  因为页切换方式不同,所以FLASHBURN烧写用到的.out文件中相关代码要自己更改。另外超过虚拟页512K大小的程序BOOT也要做相关的调整。                                                                                                                    
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友
收藏收藏 分享淘帖 顶 踩
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

手机版|小黑屋|51黑电子论坛 |51黑电子论坛6群 QQ 管理员QQ:125739409;技术交流QQ群281945664

Powered by 单片机教程网

快速回复 返回顶部 返回列表