不懂too,不过可以百度。以下供参考:
/* 系统设置, Fosc、Fcclk、Fcco、Fpclk 定义*/
#define Fosc 12M //晶振频率,10MHz~25MHz,应当与实际一致
#define Fcclk (Fosc * X ) //系统频率,必须为Fosc 的整数倍(1~32),且<=60MHZ
#define Fcco (Fcclk * Y ) //CCO 频率,必须为Fcclk 的2、4、8、16 倍,范围156MHz~320MHz
#define Fpclk (Fcclk / Z ) * 1 //VPB 时钟频率,只能为(Fcclk / 4)的1 ~ 4 倍
通常只需要设置Fosc 即可。.......
|