找回密码
 立即注册

QQ登录

只需一步,快速开始

搜索

求助PFPGA仿真,波形问题。

查看数: 1384 | 评论数: 2 | 收藏 0
关灯 | 提示:支持键盘翻页<-左 右->
    组图打开中,请稍候......
发布时间: 2020-5-22 11:11

正文摘要:

1.f_div_1.vmodule f_div_1(clk,div12);input clk;output div12;reg div12;reg [2:0]cnt;always @(posedge clk)begin  if(cnt==3'b101)   begin div12<=~div12;cnt<=0;end  else& ...

回复

ID:704216 发表于 2020-5-27 20:13
module f_div_1(clk,rst,div12);
input clk,rst;
output div12;
reg div12;
reg [2:0]cnt;
always @(posedge clk)
begin
  if(!rst)
   begin cnt<=0;div12<=0;end
  else if(cnt==3'b101)
   begin div12<=~div12;cnt<=0;end
  else
   begin cnt<=cnt+1;end
end
endmodule
ID:704216 发表于 2020-5-27 20:13
已解决!改了下程序。

小黑屋|51黑电子论坛 |51黑电子论坛6群 QQ 管理员QQ:125739409;技术交流QQ群281945664

Powered by 单片机教程网

快速回复 返回顶部 返回列表