|
再次翻开数电书,再次回忆本科学习内容~
D触发器 D-Type Flip-Flop
假设D代表数据,在时钟触发时,触发器输出端Q的值由输入数据D决定。
T触发器 T-Type Flip-Flop
输出为输入的翻转。
RS触发器 RS-Type Flip-Flop

对于图(a)
当R端1,S端0,则Q=1,~Q=0,触发器置1。
当R端0、S端1,则Q=0,~Q=1,触发器置0。
当R端1,S端1,则Q=1,~Q=0,触发器保持。
当R端0、S端0,则Q=1,~Q=1,触发器输出不定态
结论:
RS触发器有约束条件,RS不能同时为0。
JK触发器 JK-Type Flip-Flop
JK触发器是数字电路触发器中的一种电路单元。JK触发器具有置0、置1、保持和翻转功能,在各类集成触发器中,JK触发器的功能最为齐全。在实际应用中,它不仅有很强的通用性,而且能灵活地转换其他类型的触发器。由JK触发器可以构成D触发器和T触发器。
J=1,K=0时,Qn+1=1;
J=0,K=1时,Qn+1=0;
J=K=0时,Qn+1=Qn;
J=K=1时,Qn+1=~Qn;
结论:
主从JK 触发器没有约束条件。
JK不同时,触发器次态总是随着J的变化而变化;JK同时为1时,输出发生翻转;JK同时为0时,输出保持不变。
触发器时序规则:所有主要输入信号只能在时钟边沿之后的一段时间间隔内变化,在下一个时钟边沿到来之前,所有主要输入信号必须变稳定。
|
|