在绝大多数变成语言中,'*'都是表示包括所有可能,那么在Verilog中是不是也一样呢?为此,我用modelsim做了一个实验。
//被测试的电路
module
input
input
input
output
reg
always
end
endmodule
//测试电路,testbench
``timescale 10ps/1ps
module
reg
reg
reg
wire
initial begin
end
always
test test_top(in,en,rst_n,out);
endmodule
说明:这里,被测试的电路中,输出out等于其本身加上输入in,但要在'*'的激发下才能进行;在testbench
用modelsim仿真后的波形:
由仿真后的波形中可以看出:(1)当rst_n复位后,也就是从1变成0时,out变成0,而out赋值语句是包含在always @(*)中的,这就说明rst_n的变化激发了always模块的执行,则rst_n信号是包含在'*'中的。后面,rst_n每变一次值,out都加上in的值,也证明了'*'包括了rst_n信号。(2)之后,in每变一次值,always模块都执行一次,out都加上了此时的in值,则说明'*'也包括了in信号。(3)再往后,en不停的从0变成1再变成0,但out的值始终没变,则说明'*'不包括en信号。
结论:在Verilog中,'*'只包括该模块中的所有型号,没在该模块中出现的信号不包含于'*'。