|
本帖最后由 51heisex 于 2016-1-23 02:19 编辑
stm32F103外加是8M晶振,通过PLL 9倍频,产生72M主频
stm32F103系统时钟路线图
stm32F107外加是25M晶振(以太网芯片采用25M主频,迁就它而已),那它是如何得到72M主频?
1:25M晶振先5分频,就是5M频率
2:5M频率通过PLL 8倍频,就是40M频率
3:40M频率通过5分频,就是8M频率
4:8M频率通过PLL 9倍频,就得到72M主频。
stm32F107系统时钟路线图
|
|